RSS订阅 | 匿名投稿
您的位置:网站首页 > 相关知识 > 正文

I2C和SPI总线协议知识要点整理

作者:habao 来源: 日期:2018/5/12 16:48:48 人气: 标签:i2c相关知识总结

  IIC 开发于1982年,当时是为了给电视机内的CPU和外围芯片提供更简易的互联方式。电视机是最早的嵌入式系统之一,而最初的嵌入系统是使用内存映射(memory-mapped I/O)的方式来互联微控制器和外围设备的。要实现内存映射,设备必须并联入微控制器的数据线和地址线,这种方式在连接多个外设时需大量线和额外地址解码芯片,很不方便并且成本高。

  为了节省微控制器的引脚和和额外的逻辑芯片,使印刷电板更简单,成本更低,位于荷兰的Philips实验室开发了 Inter-Integrated Circuit,IIC 或 IIC ,一种只使用二根线接连所有外围芯片的总线协议。最初的标准定义总线kbps。经历几次修订,主要是1995年的400kbps,1998的3.4Mbps。

  有迹象表明,SPI总线年,Motorola公司将SPI总线微处理器的微控制器芯片上。SPI总线是微控制器四线的外部总线(相对于内部总线)。与IIC不同,SPI没有标准,只是一种事实标准,对通信操作的实现只作一般的抽象描述,芯片厂商与驱动开发者通过data sheets和application notes沟通实现上的细节。

  对于有经验的数字电子工程师来说,用SPI互联两支数字设备是相当直观的。SPI是种四根信号线协议(如图):

  IIC 数据传输速率有标准模式(100 kbps)、快速模式(400 kbps)和高速模式(3.4 Mbps),另外一些变种实现了低速模式(10 kbps)和快速+模式(1 Mbps)。

  物理实现上,IIC 总线由两根信号线和一根地线组成。两根信号线都是双向传输的,参考下图。IIC协议标准发起通信的设备称为主设备,主设备发起一次通信后,其它设备均为从设备。

  当主设备收到应答后便开始传送或接收数据。数据帧大小为8位,尾随一位的应答信号。主设备发送数据,从设备应答;相反主设备接数据,主设备应答。当数据传送完毕,主设备发送一个STOP信号,向其它设备宣告总线,其它设备回到初始状态。

  在物理实现上,SCL线和SDA线都是漏极开(open-drain),通过上拉电阻外加一个电压源。当把线,当线,线。基于这些特性,IIC设备对总线的操作仅有“把线接地”输出逻辑0。

  IIC总线设计只使用了两条线,但相当优雅地实现任意数目设备间无缝通信,堪称完美。我们设想一下,如果有两支设备同时向SCL线和SDA线发送信息会出现什么情况。

  基于IIC总线的设计,线上不可能出现电平冲突现象。如果一支设备发送逻辑0,其它发送逻辑1,那么线。也就是说,如果出现电平冲突,发送逻辑0的始终是“赢家”。

  总线的物理结构亦允许主设备在往总线写数据的同时读取数据。这样,任何设备都可以检测冲突的发生。当两支主设备竞争总线的时候,“赢家”并不知道竞争的发生,只有“输家”发现了冲突当它写一个逻辑1,却读到0时而退出竞争。

  任何IIC设备都有一个7位地址,理论上,现实中只能有127种不同的IIC设备。实际上,已有IIC的设备种类远远多于这个,在一条总线上出现相同的地址的IIC设备的概率相当高。为了突破这个,很多设备使用了双重地址7位地址加引脚地址(external configuration pins)。IIC 标准也预知了这种,提出10位的地址方案。

  第一,地址帧为两个字节长,原来的是一个字节;第二,第一个字节前五位最高有效位用作10位地址标识,约定是“11110”。

  在 IIC 通信中,主设备决定了时钟速度。因为时钟脉冲信号是由主设备显式发出的。但是,当从设备没办法跟上主设备的速度时,从设备需要一种机制来请求主设备慢一点。这种机制称为时钟拉伸,而基于IC结构的特殊性,这种机制得到实现。当从设备需要降低传输的速度的时候,它可以按下时钟线,主设备进入等待状态,直到从设备时钟线,通信才继续。

  原理上讲,使用上拉电阻来设置逻辑1会总线的最大传输速度。而速度是总线应用的因素之一。这也说明为什么要引入高速模式(3.4 Mbps)。在发起一次高速模式传输前,主设备必须先在低速的模式下(例如快速模式)发出特定的“High Speed Master”信号。为缩短信号的周期和提高总线速度,高速模式必须使用额外的I/O缓冲区。另外,总线仲裁在高速模式下可屏蔽掉。更多的信息请参与总线标准文档。

  IIC 只需两根信号线,而标准SPI至少四根信号,如果有多个从设备,信号需要更多。一些SPI变种虽然只使用三根线SCLK, SS和双向的MISO/MOSI,但SS线还是要和从设备一对一根。另外,如果SPI要实现多主设备结构,总线系统需额外的逻辑和线。用IIC 构建系统总线位地址空间,但这个问题新标准已经解决使用10位地址。从第一点上看,IIC是明显的大赢家。

  如果应用中必须使用高速数据传输,那么SPI是必然的选择。因为SPI是全双工,IIC 的不是。SPI没有定义速度,一般的实现通常能达到甚至超过10 Mbps。IIC 最高的速度也就快速+模式(1 Mbps)和高速模式(3.4 Mbps),后面的模式还需要额外的I/O缓冲区,还并不是总是容易实现的。

  IIC 常被称更优雅于SPI。的说,我们更倾向于认为两者同等优雅和健壮。IIC的优雅在于它的特色用很轻盈的架构实现了多主设备仲裁和设备由。但是对使用的工程师来讲,理解总线结构更费劲,而且总线的性能不高。SPI的优点在于它的结构相当的直观简单,容易实现,并且有很好扩展性。SPI的简单性不足称其优雅,因为要用SPI搭建一个有用的通信平台,还需要在SPI之上构建特定的通信协议软件。也就是说要想获得SPI特有而IIC没有的特性高速性能,工程师们需要付出更多的劳动。另外,这种自定的工作是完全的,这也说明为什么SPI没有标准。IIC和SPI都对低速设备通信提供了很好的支持,不过,SPI适合数据流应用,而IIC更适合“字节设备”的多主设备应用。

  在数字通信协议簇中,IIC和SPI常称为“小”协议,相对Ethernet, USB, SATA, PCI-Express等传输速度达数百上千兆字节每秒的总线。但是,我们不能忘记的是各种总线的用途是什么。“大”协议是用于系统外的整个系统之间通信的,“小”协议是用于系统内各芯片间的通信,没有迹象表明“大”协议有必要取代“小”协议。IIC和SPI的存在和流行体现了“够用就好”的哲学。回应文首,IIC和SPI如此的流行,它是任何一位嵌入式工程师必备的工具。

  

读完这篇文章后,您心情如何?
0
0
0
0
0
0
0
0
本文网址:
下一篇:没有资料